基于FPGA的数字化正交解调接收机最优设计
邱兆坤; 马 云; 王 伟; 陈曾平
国防科技大学ATR国家重点实验室 长沙 410073
Optimization Design of Digital Quadrature Demodulation Receiver Based on FPGA
Qiu Zhao-kun; Ma Yun; Wang Wei; Chen Zeng-ping
ATR Lab, National Univ. of Defense Technology, Changsha 410073, China
摘要 结合抽取滤波器的多项滤波结构,在一定条件下,推导出了一种含抽取正交解调接收机最优结构设计方法。在FPGA乘法器资源相同的条件下,采用最优结构设计的接收机内部FIR滤波器阶数比直接实现形式高了近4倍。最后给出了设计实例。
关键词 :
正交解调 ,
FPGA ,
多项滤波
Abstract :Under certain conditions, combining the polyphase filtering structure of decimation filter, put forward an optimum design method of quadrature demodulation receiver, which owns decimation structure. With the same number of multipliers in FPGA, the order of FIR filter in receiver with above optimum structure is nearly 4 times than it implemented in direct way. Finally the design instance is given.
Key words :
Quadrature demodulation
FPGA
Polyphase filtering
收稿日期: 2004-06-17
[1]
梁华国,孙红云,孙 骏,黄正峰,徐秀敏,易茂祥,欧阳一鸣,鲁迎春,闫爱斌. 一种基于FPGA的微处理器软错误敏感性分析方法 [J]. 电子与信息学报, 2017, 39(1): 245-249.
[2]
兰亚柱,杨海钢,林郁. 面向DVB-S2标准LDPC码的高效编码结构 [J]. 电子与信息学报, 2016, 38(7): 1781-1787.
[3]
庞业勇,王少军,彭宇,彭喜元. 一种在线时间序列预测的核自适应滤波器向量处理器 [J]. 电子与信息学报, 2016, 38(1): 53-62.
[4]
兰亚柱, 杨海钢,林郁. 动态自适应低密度奇偶校验码译码器的FPGA实现 [J]. 电子与信息学报, 2015, 37(8): 1937-1943.
[5]
杨立群, 李威,黄志洪,孙嘉斌,杨海钢. 一种用于加速FPGA设计空间探索的电路特性驱动半监督建模方法 [J]. 电子与信息学报, 2015, 37(10): 2521-2528.
[6]
薛茜男, 李振, 姜承翔, 王鹏, 田毅. 面向航空环境的多时钟单粒子翻转故障注入方法 [J]. 电子与信息学报, 2014, 36(6): 1504-1508.
[7]
江洁, 凌思睿. 一种投票式并行RANSAC算法及其FPGA实现 [J]. 电子与信息学报, 2014, 36(5): 1145-1150.
[8]
董永吉, 郭云飞, 黄万伟, 夏军波. 一种新的高速报文解析结构研究 [J]. 电子与信息学报, 2013, 35(5): 1083-1089.
[9]
王一, 杨海钢, 余乐, 孙嘉斌. FPGA开关矩阵中基于通道结构的漏电流优化方法 [J]. 电子与信息学报, 2013, 35(11): 2784-2789.
[10]
谭宜涛, 杨海钢, 黄娟, 郝亚男, 崔秀海. 基于关键路径的三模冗余表决器插入算法 [J]. 电子与信息学报, 2012, 34(2): 487-492.
[11]
陆明莹, 张丽丽, 王国裕, 张红升, 李良威. 低功耗便携式数字音频广播收音机中AAC LC解码器的设计优化 [J]. 电子与信息学报, 2011, 33(5): 1229-1233.
[12]
孙红英, 杨鸿武, 陶中幸. 语谱分析的FPGA实现 [J]. 电子与信息学报, 2011, 33(5): 1238-1242.
[13]
丁菁汀, 杜歆, 周文晖, 刘济林. 基于FPGA的立体视觉匹配的高性能实现 [J]. 电子与信息学报, 2011, 33(3): 597-603.
[14]
杨金林, 杨海钢. 可重构存储器无地址冲突的访问机理及“比特标识”方法研究 [J]. 电子与信息学报, 2011, 33(3): 723-728.
[15]
史圣卿, 陈凯, 汪玉, 罗嵘. 基于FPGA的稀疏网络关键节点计算的硬件加速方法研究 [J]. 电子与信息学报, 2011, 33(10): 2536-2540.