nMOS四值触发器的设计及其应用
夏银水① ; 吴训威②
① 宁波大学师范学院物理系 宁波 315211;② 杭州大学电子工程系 杭州 310028
THE DESIGN OF nMOS QUATERNARY FLIP-FLOPS AND THEIR APPLICATIONS
Xia Yinshui① ; Wu Xunwei②
① Dept. Phys.,Ningbo Normal College,Ningbo 315211;② Dept. E. E.,Hangzhou University Hangzhou 310028
摘要 本文应用限幅电压开关理论设计了两种主从型nMOS四值触发器。这砦触发器具有双端预置能力和双轨互补输出。通过采用JKLM型触发器对十六进制加法计数器和十进制加法计数器的设计实例证明了这些触发器能有效地用于四值时序电路的设计。
关键词 :
开关理论 ,
nMOS ,
四值逻辑 ,
触发器 ,
时序电路
Abstract :By using the theory of clipping voltage-switches, two kinds of master/slave nMOS quaternary flip-flops are designed.These flip-flops have the capability of two-input presetting and double-rail complementary outputs. A modulo-16 up counter and a modulo-10 up counter are designed by using JKLM type flip-flop. It is shown that these flip-flops can be flexibly used to design quaternary sequential circuits.
Key words :
Theory of clipping voltage-switches
nMOS
Quaternary logic
Flip-flops
Sequential circuit
收稿日期: 1995-12-15
[1]
张超, 竺红卫. 时序电路等价验证的触发器匹配 [J]. 电子与信息学报, 2014, 36(9): 2283-2286.
[2]
姚茂群, 张立彬, 耿亮. 电流型CMOS脉冲D触发器设计 [J]. 电子与信息学报, 2014, 36(9): 2278-2282.
[3]
黄正峰, 陈凡, 蒋翠云, 梁华国. 基于时序优先的电路容错混合加固方案 [J]. 电子与信息学报, 2014, 36(1): 234-240.
[4]
王伦耀 ; 夏银水; 叶锡恩. 高性能半静态双边沿D触发器 [J]. 电子与信息学报, 2006, 28(11): 2186-2190 .
[5]
许川佩;李智; 莫玮. 基于蚂蚁算法和遗传算法的时序电路测试生成 [J]. 电子与信息学报, 2005, 27(7): 1157-1161 .
[6]
吴训威; 汪鹏君; 沈雁飞. 新型CMOS JK触发器 [J]. 电子与信息学报, 2005, 27(2): 334-336 .
[7]
方振贤; 汪鹏君. 单沟道传输门绝热触发器和相对绝热计算原理 [J]. 电子与信息学报, 2003, 25(5): 671-676 .
[8]
刘莹; 方振贤; 汪鹏君. 绝热无比型动态触发器和同步时序电路综合 [J]. 电子与信息学报, 2002, 24(12): 1967-1972 .
[9]
方振贤; 徐维杰. 三值动态和静态广义时序机理论 [J]. 电子与信息学报, 2001, 23(4): 396-402 .
[10]
周选昌; 吴训威. 三值DYL电路中的双边沿触发器 [J]. 电子与信息学报, 2000, 22(5): 842-846 .
[11]
沈继忠; 陈偕雄; 姚茂群. 对称三值电流型CMOS电路设计 [J]. 电子与信息学报, 1997, 19(6): 828-835 .
[12]
刘莹; 方振贤. I2 L和TTL型双边沿D 触发器 [J]. 电子与信息学报, 1997, 19(3): 416-419 .
[13]
刘卫东; 魏同立. NMOS低温热载流子晶体管的解析研究 [J]. 电子与信息学报, 1996, 18(6): 661-665 .
[14]
司玉娟; 王万树; 郭殿龙; 戴逸松. 同步时序电路的增广Petri网分析 [J]. 电子与信息学报, 1995, 17(5): 529-534 .
[15]
吴训威; 陈晓莉; 金瓯. 同步和异步时序电路的统一设计和分析理论 [J]. 电子与信息学报, 1994, 16(4): 365-372 .