基于FPGA和2位串行分布式算法的实时高速二维DCT/IDCT处理器研制
向晖;滕建辅;王承宁
天津大学电子信息工程学院 天津 300072
A REAL-TIME 2-D DCT/IDCT PROCESSOR USING FPGAs
Xiang Hui; Teng Jianfu; Wang Chengning
Electronic Information Engineering College Tianjin University Tianjin 300072
摘要 本文在W.Li(1991)循环斜卷积算法和分布式算法的基础上,通过软件模拟和具体硬件设计,利用FPGA完成了可用于高清晰度电视核心解码器及其它信号与信息处理系统的8×8二维DCT/IDCT处理器的全部电路设计工作。它采用一根信号线控制计算DCT/IDCT,其输入、输出为12位,内部数据线及内部参数均为16位。
关键词 :
现场可编程门阵列 ,
二维DCT/IDCT处理器 ,
分布式算法
Abstract :Based on the skew-circular convolution distributed algorithm presented by W.Li(1991). A 8×8 2-D DCT/IDCT processor has been designed using FPGAs, which can be used for HDTV s decoder or other signal and information processing systems. It can be used to calculate either DCT or IDCT depending on a single control line. AM of the input/output are 12-bit and the internal data bus and internal parameters are 16-bit.
Key words :
FPGA(Field Programmable Gate Arry)
2-DDCT/IDCT processor
Distributed algorithm
收稿日期: 1998-01-20
[1]
江政泓, 林郁,黄志洪,杨立群, 杨海钢. 面向AIC结构的FPGA映射工具 [J]. 电子与信息学报, 2015, 37(7): 1769-1773.
[2]
冯维, 冯穗力, 丁跃华, 黄鑫. 无线多跳网络下基于过时信道状态信息的跨层资源分配 [J]. 电子与信息学报, 2014, 36(11): 2750-2755.
[3]
杨龙, 阔永红, 陈健, 丁彦君. 认知中继网络的多中继选择方法 [J]. 电子与信息学报, 2013, 35(7): 1700-1706.
[4]
赵磊, 王祖林, 郭旭静, 华更新. 一种SRAM型FPGA抗软错误物理设计方法 [J]. 电子与信息学报, 2013, 35(4): 994-1000.
[5]
王向阳, 张源. 一种改进的分布式最大权独立集算法 [J]. 电子与信息学报, 2012, 34(3): 689-693.
[6]
姚道远; 张宝贤; 刘海涛. 保障监测时延的无线传感器网络感知调度算法 [J]. 电子与信息学报, 2010, 32(7): 1591-1596 .
[7]
杨海钢; 孙嘉斌;王 慰. FPGA器件设计技术发展综述 [J]. 电子与信息学报, 2010, 32(3): 714-727 .
[8]
孙治水; 尹长川; 乐光新. 多小区OFDMA系统的分布式资源分配方案 [J]. 电子与信息学报, 2007, 29(6): 1295-1298 .
[9]
李 菊; 陈 禾; 金俊坤; 吴嗣亮. 基于FFT的两种伪码快速捕获方案的研究与实现 [J]. 电子与信息学报, 2006, 28(10): 1778-1781 .
[10]
乔庐峰; 王志功; 黄斌; 陆园琳. PCI总线多用户数据缓冲区管理器的实现 [J]. 电子与信息学报, 2005, 27(7): 1162-1166 .
[11]
艾渤; 葛建华; 赵妍妮. 多径衰落下符号定时恢复算法的改进 [J]. 电子与信息学报, 2004, 26(2): 266-271 .
[12]
陆健峰; 王朔中. 基于时间约束的FPGA数字水印 [J]. 电子与信息学报, 2004, 26(12): 1882-1887 .
[13]
周萍; 俞斯乐. 基于FPGA的数字高清晰度电视视频解码器的设计和实现 [J]. 电子与信息学报, 1998, 20(6): 799-805 .